5. DFT进阶——ATPG delay testing

ATPG过程中,首先进行DRC检查,重点是时钟规则检查,解决clock to data的问题。延迟测试有单次捕获和双重捕获两种方法。单次捕获利用最后一个shift时钟产生转换,而双重捕获则有两个捕获周期,第一周期产生转换,第二周期捕获转换。尽管双重捕获更复杂,但在实际应用中更常见,因为单个scan cell的scan enable信号必须在一个时钟周期内稳定,这是难以实现的,而双重捕获的第一个cycle为shift cycle,避免了这个问题。
摘要由CSDN通过智能技术生成

ATPG过程首先会进行DRC  check ,其中clock rulechecking 是比较重要的。

这是clock to d  问题 ,可以看出clk即作为时钟,也作为数据输入,当时钟的有效沿来的时候,数据如果发生跳变,这会工具不知道该采前面的值还是后面的值

 

ATPG setting  

 

Dealy  testing 有两种方法

1.      single capture  launch off shift

2.      double capture  launch off capture

single capture 用最后一个 shift 时钟  产生transition ,很容易产生这个transition

 

 

 

 

Double capture 是有两个capture  cycle ,第一个是用来产

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值