FPGA AD9213 6GSPS驱动开发

本文探讨了在使用ADI的高速ADC AD9213时遇到的时钟配置挑战。由于其6GSPS的采样率,普通时钟芯片无法提供足够的时钟频率,需要专用VCO。数据接口的复杂性也增加了设计难度,要求16LANE跨4个BANK的JESD204B接口。在实现多片同步时,发现PLL无法锁定,通过硬件复位解决了该问题。此外,还提到了后续将要处理的AD9801芯片。
摘要由CSDN通过智能技术生成

AD9213 为 ADI的6GSPS采样率的高速AD,12BIT,由于采样率高,一般的时钟芯片无法输出这么高的时钟频率。需要借助专用的VCO,另外数据接口使用了16 LANE,跨4个BANK,单个JESD204B是无法接收的。
芯片同样支持多片同步机制,由于时钟频率过高,单纯的采用时钟分频器已经无法满足AD的时钟需求,本系统的时钟方案如下图:
在这里插入图片描述
驱动主要就是参考数据手册,实际驱动过程中遇到个小问题,初始配置过程中发现0x501无法锁定,自然先排除时钟芯片输出的采样时钟的问题,经过频谱仪测量发现是有输出时钟的,最后需要发现需要对AD9213在配置之前进行一次硬件复位之后PLL锁定

硬件实物板卡:

在这里插入图片描述

解析数据之后:
在这里插入图片描述

PS:下一块板卡为AD9801

评论 7
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值