Verilog FPGA 仿真 控制任务

在Verilog仿真中,我们可以使用一些控制语句和系统任务来管理仿真过程。这些语句和任务可以帮助我们控制仿真的进行并输出必要的信息。

1. $stop:这是一个系统任务,用于停止运行仿真。在ModelSim中,可以继续仿真。

2. $stop(n):带参数的系统任务,根据参数的不同取值(0、1或2),输出相应的仿真信息。

3. $finish:结束运行仿真,不可继续仿真。

4. $finish(n):带参数的系统任务,根据参数的不同取值(0、1或2),输出相应的仿真信息。

5. $random:用于产生随机数。

6. $random % n:产生范围在-n到n之间的随机数。

7. {$random} % n:产生范围在0到n之间的随机数。

仿真终端显示描述:

在仿真过程中,我们可以通过一些系统任务来控制终端的显示,以便查看仿真结果和变量的变化。

1. $monitor:这是一个系统任务,用于在终端显示仿真过程中的变量。

2. $display:用于在终端打印字符串,显示仿真结果等。

3. $time:返回64位整型时间。

4. $stime:返回32位整型时间。

5. $realtime:实现实型模拟时间。

文本输入方式:$readmemb/$readmemh

Verilog提供了读入文本文件的系统函数,用于激励具有复杂数据结构的模块。

1. $readmemb/$readmemh("<数据文件名>", <存储器名>):读取二进制/十六进制数据文件到存储器中。

2. $readmemb/$readmemh("<数据文件名>", <存储器名>, <起始地址>):从指定起始地址开始读取数据文件到存储器中。

3. $readmemb/$readmemh("<数据文件名>", <存储器名>, <起始地址>, <结束地址>):从起始地址到结束地址读取数据文件到存储器中。

在模块中,我们可以使用$readmemh函数将数据文件中的内容读取到存储器中,然后通过$display显示存储器的内容。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

行者..................

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值