(20)Xilinx PCIE中断调试成功(学无止境)

50 篇文章 20 订阅 ¥99.90 ¥99.00


0 调试环境

FPGA与ARM通过PCIE接口进行数据交互。下位机为FPGA,上位机为ARM。

1 遇到问题

开发软件:vivado 2018.3

硬件型号:Xilinx K7/V7 FPGA

FPGA主动发送MSI中断,CPU一直进不来中断函数。也就是说CPU收不到FPGA发送的MSI中断。

具体现象:FPGA拉高中断请求信号(cfg_interrupt ),PCIE IP核一直没有响应中断(cfg_interrupt_rdy 信号一直为低)。

2 解决方法


FPGA中断配置和发送没有问题,cpu配置寄存器未成功,导致FPGA发送MSI中断失败。重新配置即可解决该问题。

3 结束语

希望对你有帮助,如果遇到问题,可以一起沟通讨论,邮箱:jhqwy888@163.com。
 

  • 1
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 1
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

宁静致远dream

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值