一、1bit半加器电路
其中,异或门右边是和(sum),即根据二进制加法法则对本位进行相加。与门右边是本位相加后进位输出(carry)。
下面给出真值表图片
[真值表图片转载自] https://blog.csdn.net/weixin_44827418/article/details/106074073
二、1bit全加器电路
下面给出真值表图片
真值表图转载自 https://blog.csdn.net/weixin_54089068/article/details/123455572?ops_request_misc=%257B%2522request%255Fid%2522%253A%2522169779269016800180657136%2522%252C%2522scm%2522%253A%252220140713.130102334..%2522%257D&request_id=169779269016800180657136&biz_id=0&utm_medium=distribute.pc_search_result.none-task-blog-2~all~top_click~default-4-123455572-null-null.142^v96^pc_search_result_base4&utm_term=%E5%85%A8%E5%8A%A0%E5%99%A8&spm=1018.2226.3001.4187
全加器多了一位输入那就是,低位的进位,可能有一小部分的小伙伴这里就很疑惑了。下面我举一个例子
理解若有误,请大家指点改正。
三、4位二进制数的补码器电路
补码原理
1)正数与原码相同;
2) 负数的补码,将其原码除符号位外的所有位取反(0变1,1变0,符号位为1不变)后加1。 同一个数字在不同的补码表示形式中是不同的。比如10进制数值-15的二进制原码是10001111,其补码在8位二进制中是11110001,然而在16位二进制补码表示中,不足位数要用符号位补全,也就是1111111111110001。
正数情况下
负数情况下
由图可以看出,在符号位是1的情况下,后面三位数字首先由1 0 0变为0 1 1,然后再加1,0 1 1就变成了1 0 0.
考虑实验的偶然性,再给出一副图
由此可见,这个四位求补器并没有错误
若有错误,请各位大佬指正,我会及时修改