位宽转换
(1)8bit转16bit
实现数据位宽转换电路,实现8bit数据输入转换为16bit数据输出。其中,先到的8bit数据应置于输出16bit的高8位。
电路的接口如下图所示。valid_in用来指示数据输入data_in的有效性,valid_out用来指示数据输出data_out的有效性;clk是时钟信号;rst_n是异步复位信号。
分析:根据valid_in信号先将输入的8bit data_in暂存到data_tmp中,再使用一个计数器cnt来指示何时data_out有效(data_tmp中已经暂存一个8bit数据),然后通过将data_tmp和当前的输入数据data_in合并输出data_out
-
verilog代码
-
仿真结果
(2)8bit转12bit
实现数据位宽转换电路,实现8bit数据输入转换为12bit数据输出。其中,先到的数据应置于输出的高bit位。
电路的接口如下所示:
- valid_in用来指示数据输入data_in的有效性;
- valid_out用来指示数据输出data_out的有效性;
- clk是时钟信号;rst_n是异步复位信号。
- verilog代码
- 仿真结果
(3)24bit转128bit
实现数据位宽转换电路,实现24bit数据输入转换为128bit数据输出。其中,先到的数据应置于输出的高bit位。
电路的接口如下所示:
- valid_in用来指示数据输入data_in的有效性;
- valid_out用来指示数据输出data_out的有效性;
- clk是时钟信号;rst_n是异步复位信号。
-
verilog代码
-
仿真结果