基于FPGA的2PSK(BPSK)调制解调Verilog代码Quartus仿真

名称:基于FPGA的2PSK(BPSK)调制解调Verilog代码Quartus仿真(文末获取)

软件:Quartus

语言:Verilog

代码功能:基于FPGA的2PSK(BPSK)调制解调

1. 工程文件

2. 程序文件

3. 程序编译

4. Testbench

5. 仿真图

部分代码展示:

`timescale 1ns / 1ps
//testbench
module BPSK_tb;
// Inputs
reg clk;
reg rst;
reg data_in;
// Outputs
wire data_out;
parameter delay_time=20*256;
// Instantiate the Unit Under Test (UUT)
BPSK_TOP uut (
.clk(clk), 
.rst(rst), 
.data_in(data_in), 
.data_out(data_out)
);
initial begin
// Initialize Inputs
clk = 0;
rst = 0;
data_in = 0;
// Wait 100 ns for global reset to finish
repeat (100) begin
#delay_time;
      data_in = 1;  
#delay_time;
data_in = 0; 
#delay_time;
      data_in = 1;  
#delay_time;
data_in = 1;
#delay_time;
      data_in = 1;  
#delay_time;
data_in = 0;
#delay_time;
data_in = 0;
#delay_time;
      data_in = 1;  
#delay_time;
data_in = 0;
// Add stimulus here
end
end
      
always begin
clk = 0;
#10;
clk = 1;
#10;
end
endmodule
源代码

 扫描文章末尾的公众号二维码

  • 5
    点赞
  • 11
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值