基于FPGA的波特率可调的串口通信模块设计Verilog代码ISE开发板

名称:基于FPGA的波特率可调的串口通信模块设计Verilog代码ISE开发板(文末获取)

软件:ISE

语言:Verilog

代码功能:

编写波特率可设置的串口通信控制程序,使得发送端(PC端安装串口调试

工具,如图3所示)发送0-15内的整数时,接收端(实验板)的4个LED灯能

按照发送端数据的二进制形式点亮

波特率可调的串口通信模块设计.pdf

本代码已在开发板验证,开发板如下,其他开发板可以修改管脚适配:

开发板.pdf

1.工程文件

2.程序文件

3.程序运行

4.程序仿真

Testbench

仿真图

安给定数据仿真如下成功接收到00000011

部分代码展示:

module baudrate_set(
input  clk,//50M
output reg clkbaud8x//clkbaud8x为8倍波特率
);
//波特率设置模块,以下为9600波特率的设置值。50M除以波特率的8倍
parameter div_cnt = 650;//50000000 / (9600 * 8);
reg [31:0] count = 0;
always @(posedge clk) begin
if (count == div_cnt)
count <= 0;
else
count <= count + 32'b1;
end
always @(posedge clk)
if(count==32'd0)
clkbaud8x<=1;
else
clkbaud8x<=0;
endmodule
源代码

 扫描文章末尾的公众号二维码

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值