DDR SDRAM随路时钟

DDR SDRAM和SDR SDRAM的主要区别为(1)时钟的差分对线(2)电平标准为SSTL_25,(3)增加了随路时钟DQS。

DQS的增加主要因为DDR速度的提高,使得时钟信号和数据信号的对齐越来越难。在sdram中,clk和DQ是中心线对齐原则,在速度提高之后,这种对齐因为各种原因(PCB线的延时,电磁兼容)越来越难做到,因此加了一路随路时钟DQS,DQS在走线时和DQ遇到的环境是一样的,因此系统可以根据DQ的边沿来知道如何对齐。

在CPU从SDRAM中读数据时,数据的方向是从SDRAM到CPU,SDRAM作为驱动器,将DQS与DQ边沿对齐,

在CPU向SDRAM中写数据时,数据的方向是从CPU到SDRAM,CPU作为驱动器,将DQS与DQ中心线对齐.

 

DDR2在DDR的基础上增加了ODT,电平标准变成了SSTL_18。

ODT的解释,内部的匹配电阻,没有这个的话,出于阻抗匹配的考虑,需要在终端并联上匹配电阻,现在这些直接做到芯片内部去了,就叫ODT,在FPGA中叫做OCT。

  • 2
    点赞
  • 10
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值