AXI仿真之AXI Chip2Chip

        最近工作涉及到FPGA片间通信功能,针对低带宽、低速访问的配置和状态寄存器,选择LVDS接口进行通信。

        Xilinx官方提供的AXI Chip2Chip满足要求,片间通信可选择Selectio或者Aurora接口,片内通信安排上AXI4或者AXI4-Lite总线,可快速搭建两片FPGA之间的通信demo工程。

        由于本次开发主要设计片间低速通信,选择Selectio接口和AXI4-Lite总线。

        测试工程按照如下框图进行搭建 ,AXI Traffic Generator作为AXI4-Lite总线数据源。

         后面更新搭建工程后的仿真过程

        这两天针对chip2chip进行了简单的功能仿真,RTL图如下

         设计了一个traffic_gen模块、一个chip2chip_master模块和一个chip2chip_slave模块,traffic_gen模块用于产生AXI4_Lite接口的随机数据,连接到chip2chip_master模块;chip2chip_master模块接收到随机数后,通过LVDS接口发送给chip2chip_slave模块;chip2chip_slave模块接收到LVDS数据后,转化为AXI4_Lite接口的数据。

        重点关注traffic_gen模块的AXI4_Lite写地址、写数据、写响应信号,chip2chip_master模块的LVDS输出信号,chip2chip_slave模块的写地址、写数据信号。

        代码截图如下

        功能仿真结果如下 

        核对traffic_gen的AXI4_Lite的写数据与chip2chip_slave的写数据,一致则说明chip2chip的master和slave之间通信成功。

  • 6
    点赞
  • 31
    收藏
    觉得还不错? 一键收藏
  • 14
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 14
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值