1、电容看成一个阻抗不连续点(所以要求尽量跟传输线匹配),如果靠近接收端
放,相同的反射系数下,信号经过通道衰减之后再反射会比一开始就反射的
能量小。所以大多数的串行链路都要求靠接收端放,使用ADS 仿真也可以发
现放在接收端眼图质量要好。另外,在信号传输过程中,也可能串扰进去一
些直流分量,导致接收出问题,所以对于高速差分信号(要求交流)一般加
入耦合电容。耦合电容容值标准上有要求,太大太小都不好。
2、在SATA 信号传输的过程中会有衰减,传的距离越长衰减会越厉害,所以会给他
一个载波(也就是直流分量),在进入IC 或者SATA device 后再用串电容的方法
把直流分量滤掉,这样做会有比较好的信号质量,也就是隔直作用。
3、PCIE 放在发送端是协议规定的, 记得放在近端TX 是给detector 做充电检
测device 用的。
4、有人又问了,可是为什么PCIE 是要求放发送端啊?其实仔细看PCIE 规范是
说如果是两块板连接时,要发在发送的那块板上。如果发送接收在同一块板上,
那么就随意吧
最后,总结一下ac 耦合电容摆放注意事项:
1,按照design guideline 要求放置
2,没有guideline,如果是IC 到IC,请靠近接收端放置
3,如果是IC 到连接器,请靠近连接器放置
4,尽可能选择小的封装尺寸,减小阻抗不连续
放,相同的反射系数下,信号经过通道衰减之后再反射会比一开始就反射的
能量小。所以大多数的串行链路都要求靠接收端放,使用ADS 仿真也可以发
现放在接收端眼图质量要好。另外,在信号传输过程中,也可能串扰进去一
些直流分量,导致接收出问题,所以对于高速差分信号(要求交流)一般加
入耦合电容。耦合电容容值标准上有要求,太大太小都不好。
2、在SATA 信号传输的过程中会有衰减,传的距离越长衰减会越厉害,所以会给他
一个载波(也就是直流分量),在进入IC 或者SATA device 后再用串电容的方法
把直流分量滤掉,这样做会有比较好的信号质量,也就是隔直作用。
3、PCIE 放在发送端是协议规定的, 记得放在近端TX 是给detector 做充电检
测device 用的。
4、有人又问了,可是为什么PCIE 是要求放发送端啊?其实仔细看PCIE 规范是
说如果是两块板连接时,要发在发送的那块板上。如果发送接收在同一块板上,
那么就随意吧
最后,总结一下ac 耦合电容摆放注意事项:
1,按照design guideline 要求放置
2,没有guideline,如果是IC 到IC,请靠近接收端放置
3,如果是IC 到连接器,请靠近连接器放置
4,尽可能选择小的封装尺寸,减小阻抗不连续