关于 XILINX FPGA(非ZYNQ系列)的程序固化 记录



引言

最近项目需要,大致了解了一下7系列FPGA(非ZYNQ系列)程序固化的流程,在这里仅作一个记录。欢迎补充交流~


Vivado Version: 2021.1

OS:WIN 10

FPGA:xc7vx690tffg1761-2

Flash:N25Q256A11ESF40F(需查阅原理图)


1、生成bin文件

一般默认不生成bin文件,需要在设置中勾选:

 然后,生成比特流的同时在相同路径下会生成相应的bin文件。

2、用JTAG下载器连接至FPGA

找到FPGA右键。选择 Add Configuration Memory Device...(我这边已经添加过了,所以是灰色的)

 选择flash型号,需要在原理图中确认,我的截图如下:

 说明

下次上电,FPGA会自动从FLASH加载程序,但是这个过程需要点时间。毕竟用下载器直接下载程序也是需要时间等待的。当然这个时间取决于配置的加载速率。加载速率可以直接在XDC文件里面约束。至于如何约束,打开原语就能看到:

其他约束选项也是同样的操作,比如 配置模式 CONFIG_MODE,配置电压 CONFIG_VOLTAGE等




欢迎补充交流~~~

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

在路上-正出发

哈哈,多少是个心意

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值