cell delay和net delay

1.delay分析

静态时序分析(STA)必须要获得单元延时(cell delay)和线延时(net delay)。
在这里插入图片描述

  • 后端工具会计算每个单元的延时和每条线的延时
  • 单元的延时信息由foundary提供的单元库文件提供
  • 为了计算线延迟,工具必需知道每条线的寄生电阻寄生电容

2. cell delay

cell delay取决于:

  • input transition: input transition越小,cell delay越小
  • output load : output load越小,cell delay越小
  • PVT
    PVT角指的是STA在什么条件下执行。最常见的PVT角有:
  • WCS(慢工艺、低电压、高温)
  • BCF(快工艺、高电压、低温)
  • Typical(典型工艺、标准电压、标准温度)
  • WCL(低温下的最差情况:慢工艺、低电压、低温)

一般看到的cell delay都是正值,实际上cell delay是存在负 delay的情况,当output 的transition足够快,完全可能出现output 50%电平提前于input50%电平,即发生负delay情况。

出现负cell delay情况如下:

  • Driver的驱动能力够大
  • Input transition 足够小
  • Output load比较小
    在这里插入图片描述

3.net delay

net delay的计算往往是将整个design中的net拆分成若干段来进行,同时把每段net用某种RC模型来表征。
PR工具布线后的database,需要利用Start-RC来进行RC抽取,以SPEF格式的RC文件输出。最后在Timing signoff工具PT中读取这个RC文件来进行delay的计算。
简单来说:
net delay =~ 3*R*C
所以R*C越大,net delay就越大。

net delay可能是负值吗?
答案是肯定的,在没有crosstalk的情况,net delay一定是正值。
假如存在crosstalk,Net1 有一个上升沿的跳变时, Net2 也是从0到1的跳变,且transition变化比Net1还快时,此时就会存在一个负的crosstalk。正是由于这个negative的crosstalk,反而使得NET1的transition反而更好了,从而出现负的net delay值。

评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值