Driver/ODT DDR

Driver/ODT

这个例子中的输出驱动程序是一个标准的推挽式斯蒂尔驱动程序,类似于今天在一些DRAM驱动程序中看到的。ODT用于调整字节通道的驱动阻抗[数据(DQ)引脚,数据选择(DQS)引脚,数据掩码(DM)和ODT]。输出驱动器的上拉和下拉由七个240Ω腿组成,与PIC电路中的240Ω上拉或下拉pin之一相同。7个并联的电阻组成了一个34Ω引体向上驱动器。上拉驱动器和下拉驱动器可以用于60Ω ODT 匹配 。上拉驱动器的每个阶段都使用比较器产生的VOH值,以实现driver output的校准电阻(RON)阻抗值和校准ODT值。

在这里插入图片描述

下拉式驱动器的七个阶段中的每一个都使用VOL编码编程由PIC电路产生,这类似于发送到上拉电路的编码。七个并行240Ω pin也用于34Ω下拉驱动程序并行。系统中存在电压和温度随时间的变化导致的差异是一直需要解决的问题。为了解决这个问题,可以定期重新校准驱动程序/ODT使上拉和下拉驱动电流引起的波动去适应最小化电压和温度变化。PIC可以设置为在任何时间重新校准系统复位,延迟锁环(DLL)复位,或DLL相位电路发生大的相移。在这些事件之一之后,PIC电路开始重新校准过程。从PIC中的寄存器发送VOH和VOL码驱动程序和ODT,使其能够在任何时间进行极快的更新。

  • 0
    点赞
  • 6
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
DDR(Double Data Rate)和ODT(On-Die Termination)是两种常见的计算机内存技术。DDR是一种内存技术标准,用于提高内存性能和数据传输速率。ODT则是一种用于减少传输线反射信号的阻抗匹配技术。下面将详细介绍DDRODT的工作原理。 DDR的工作原理是通过在每个时钟周期内传输两次数据来实现双倍数据传输速率。它采用了前沿与后沿时钟信号来激励数据传输,这样就可以在每个时钟周期内传输两个数据。DDR内存中的信号线被分为前沿、后沿、数据线和控制线。前沿时钟和后沿时钟分别负责传输数据的前半部分和后半部分。由于双倍数据传输速率,DDR内存可以在相同频率下传输更多的数据,从而提高内存读写速度。 而ODT是一种用于减少传输线反射信号的技术。当信号在传输线上传输时,会产生一部分能量反射回源端。反射信号会干扰数据传输,导致传输错误和时序问题。为了解决这个问题,ODT被引入到DDR内存中。ODT是一个与传输线终端匹配的阻抗,当信号到达传输线终端时,ODT能够吸收信号的反射能量,减少反射信号的干扰。这样就可以提高信号质量,减少传输错误和时序问题的发生。 总结来说,DDR通过在每个时钟周期内传输两次数据来实现双倍数据传输速率,从而提高内存读写速度。而ODT则通过减少传输线反射信号的干扰,提高信号质量,减少传输错误和时序问题的发生。这两种技术的结合,可以显著提高计算机内存的性能和数据传输速率。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值