SerDes interface参考设计_接口结构(3)

本文详细介绍了SerDes接口结构,包括8b/10b编码器、串并转换、锁相环(PLL)、时钟数据恢复(CDR)等关键组件。在发送端,8b/10b编码实现直流平衡,PLL提供高速时钟,发送器转换为差分信号。接收端通过CDR、串并转换和8b/10b解码恢复数据。设计难点在于CDR的纯逻辑实现及PLL技术。此外,还包括Comma检测、PRBS测试电路等辅助功能。
摘要由CSDN通过智能技术生成

3    接口结构图


        一个典型的 8b/10b SerDes 结构如图所示,在发送端,它通常包括 8b/10b编码器,并串转换器,锁相环(PLL)频率合成器和发送器,在接收端,包括 8b/10b解码器,Comma 检测器,串并转换器,时钟数据恢复器(CDR)和接收器。8b/10b编码器用于将从上层协议芯片发送过来的字节信号映射成直流平衡的 10 位8b/10b 编码,并串转换用于将10 位编码结果串行化,并串转换所需的高速、低抖动时钟由锁相环提供,发送器用于将 CMOS 电平的高速串行码流转换成抗噪声能力较强的差分信号,经背板连接或光纤信道发送到接收机。在接收端,接收器将接收到的低摆幅差分信号还原为 CMOS 电平的串行信号,CDR从串行信号中抽取时钟信息,完成对串行数据的最佳采样,串并转换利用 CDR 恢复的时钟,将串行信号转换成10 位的并行数据,Comma 检测器检测特殊的Comma 字符,调整字边界,字边界正确的并行数据经过 8b/10b 解码,还原为字节信号,传送到上层协议芯片,完成整个信息传输过程。除此之外,图中还有一些电路用于测试和信号质量检测,比如,PRBS 产生和 PRBS 验证是用来产生伪随机序列,测试锁相环和 CDR 电

  • 1
    点赞
  • 30
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值