JESD204B_SystemC_module 数据传输层(3)

本文详细介绍了JESD204B标准下的数据传输层设计,特别是针对AD9250转换器的数据映射规则。内容涵盖单数据通道和多数据通道的映射方式,包括正常采样和过采样情况,以及SystemC模型在设计中的应用。重点讨论了控制位、tail bit的作用,以及如何在不同采样精度和通道配置下确保数据帧的直流平衡和传输效率。
摘要由CSDN通过智能技术生成

1      数据传输层

数据传输层的主要功能将AD转换器采样的数据映射成8bit位宽的字节数据,并且根据应用的情况不同,分为4中情况:

Ø  一个AD转换器内的单个转换单元对应一条数据传输通道

Ø  一个AD转换器内的多个转换单元对应一条数据传输通道

Ø  一个AD转换器内的单个转换单元对应多个数据传输通道

Ø  一个AD转换器内的多个转换单元对应多个数据传输通道

   系统可能存在多个AD转换同时连接在一个传输系统中,但是对于其内部的数据的映射方式来说,是相对独立的,并且各个AD转换器内部的映射与上述的4中描述方式保持一致。

Ø  每一个AD转换器转换的数据结果会被映射成一个F个字节的数据帧,在许多应用中,frame clock的时钟频率会与sample clock 的时钟频率保持一致,但是同时JESD204允许AD转换器工作在过采样的状态下,S表示AD转换器过采样的系数,S必须为整数,如S为2时,表示AD工作在2倍的过采样频率上,在这种情况下,AD采样的2次的数据将映射到同一帧上。

Ø  设定每次AD转换的数据精度为N,如14bit转换精度的AD,N的值将会设定为14。

Ø  为了更精确的表示传输结果,会加入一些附加的信息,称为控制位(controlbit),控制位表示的具体意义系统设计者自己定,如控制位可以表示该次转换是否正常。

Ø  除了control bit,还有一种称为tail bit,该tail bit主要完成两个功能:

第一、             在转换的数据无法整合为整数的数据帧时,用tail bit作为补充,如转换器的精度为13bit,控制位长度为1bit时,映射14bit的数据到2个字节的数据帧,会有2bit的余量,此时将用tailbit作为补充。

第二、             该tail bit可以根据数据的内0和1的个数,来控制数据帧的整体的极性,以保持数据帧的直流平衡,也就是可以让数据帧中0和1的个数保持一致。

根据上述描述的系统数据传输的拓扑结构,数据映射可以分为以下几个形式。

1.1   单数据通道映射

在这种模式下,AD转换器中的一个或多个数据转换单元的数据将映射到一个数据数据通道中,具体的映射规则描述如下。

1.1.1    正常采样的数据映射

本小节描述的是AD在没有过采样的情况下数据的映射方式。一个AD转换器可以包含M个数据转换单元,其实就是表示AD转球器可以包含M个数据转换通道,如图10所示,图中所有的数据都是从0开始计数,其中MSB表示数据的最高位,LSB表示数据的最低位,具体的数据映射规则如下:

Ø  采样的数据将线

  • 1
    点赞
  • 18
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值