sdc约束设计:set_ideal_network

本文介绍如何使用set_ideal_network命令在设计中将一组端口或管脚标记为理想网络,这可以确保目标的电阻电容为0,并且综合过程中不对这些元素进行优化。此外,文章还解释了该设置如何影响时序相关的分析和优化。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

1、set_ideal_network

    将设计中的一组端口或管脚标记为理想网络。使得目标的电阻电容都是0,而且cell和net都会dont_touch(综合不做任何优化),都是0延迟。比dont_touch更野蛮,ideal_network不再计算延迟。
    设置ideal_network,免除时序相关的分析和优化、取消相关约束(Design Rule Constaints,比如max_capacitance、max_fanout、max_transition等)。

    默认set_ideal_network具有传播性,传播直到遇上时序单元或者boundary cell(多输入的cell,其中有一个输入来源没有ideal属性,则称之为boundary cell)。
这里写图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值