【设计】同步降压型DC-DC转换器驱动电路设计

本文介绍了同步降压型DC-DC转换器的驱动电路设计,涉及电平移位、死区时间控制和过零检测。电路设计关键在于防止开关管同时导通,以提升转换效率。采用固定时间交错延时设置死区时间,并讨论了不同电路组件如与非门在驱动控制中的应用。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

指标

速度与功耗。
在这里插入图片描述
在这里插入图片描述

提出问题

1、同步降压型转换器驱动电路一般包括电平移位电路、死区时间控制电路以及过零检测电路等。
①电平移位
在这里插入图片描述
电平移位1:将固定电平Vcc, GND移位到浮动电平BST, SW
电平移位2:将浮动电平BST, SW移位到固定电平Vcc, GND。
i 缓冲级的驱动能力
由于功率管和整流管的宽长比都很大,需要缓冲级来驱动大的负载电流。一般情况下用反相器链来实现。在频率较高的情况下,必须考虑反相器的功耗和延迟。反相器链的功耗随级数的增加而增大。而反相器的延时与输入输出电容和等效电阻等各种因素有关。折中考虑,选择反相器的级数为5,相邻两级反相器的尺寸比为3。
死区时间控制电路
采用同步整流管代替整流二极管进行整流时,由于功率MOSFET的双向导电性,将有可能出现主开关管M1和同步整流管M2同时导通的情况。M1, M2管的导通电阻均非常小,将产生从电源到地的大电流,严重影响系统的转换效率。为了防止这种情况的发生,需要在两个管子交替开启之间加入一段两者均不导通的时间,即所谓的死区时间。死区时间的设置是系统设计的关键,直接影响系统的转换效率。死区时间应尽量设置适中,若设置过长,会导致功率MOSFET的寄生体二极管导通以及反向恢复产生额外的损耗,降低转换器的效率;若设置过短,将会使M1和M2同时导通,大大降低转换器的效率,甚至损害开关器件[4]。本设计采用固定时间交错延时的方式来设置死区时间,该方式具有电路结构简单、易于实现等优点。

过零检测电路

总结

基本原理

1、非重叠时钟设计

在开关电容电路中,时钟

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值