关于PT/DC 中查看固定值的方法
PT/DC中的固定值
PT/DC中的固定值(固定为1、固定为0)一般受由以下两种因素影响:
1. 设计上被固定为1/0。 如某个cell的输入pin与TieHigh/TieLow Cell的输出直接相连。
2. 应用层面被固定为1/0。 如Tenable信号在DFT mode的时候应该为High,则在进行DFT mode的时序分析的时候,会使用 set_case_analysis 1 Tenable
将 port Tenable固定为1。在 System Mode的时候应该为Low,则使用 set_case_analysis 0 Tenable
将 port Tenable固定为1。
关于set_case_analysis
set_case_analysis
可以强制某个node为0/1。
这个0/1会沿着纯逻辑组合单元向前传送,如果没有特别设定的话,会停在时序单元上。注意,只是向前传,不会向左右两边和向后传。
查看由于set_case_analysis设置而影响到的Pin
DC 中:
report_case_analysis -all
PT 中:
使用GUI界面,通过查看Schematic。Schematic上面会有相应的标记,如果某个pin由于set_case_analysis
的传播导致被固定为1,则在Schematic上,次Pin的旁边会标记一个1。
注意:PT和DC中,使用report_case_analysis -all报出的结果是不一样的。
DC中report_case_analysis -all
会有3类结果:
1. 设计上被固定的值
2. 人为通过set_case_analysis设定的值
3. 由于set_case_analysis设定之后,逻辑的传播导致下游电路中被固定的Pin。
PT中的结果没有上面的第3类结果。