Mentor-dft 学习笔记 day39-Test Pattern Formatting and Timing

This blog post details the process of extracting sub-core to parent, configuring access to sub-cores, reading and writing TCD files, re-targeting patterns, and managing timing constraints in Mentor DFT tools for IC design and verification." 79463141,5748665,链表元素分类,"['数据结构', '链表操作', '排序算法', 'C++编程']
摘要由CSDN通过智能技术生成
Generation of Child Core Internal Mode Patterns
生成子级core internal mode patterns依据下面的步骤在子级的child core level 中
Procedure
1. Read full child netlist.
2. Set child mode to internal.
3. Generate child internal mode patterns.
4. Write out the child patterns.
5. Write out the child TCD file (write_core_description).
6. Optionally, write out the flat model for diagnosis.
7. Write out the fault list.
8. Verify scan patterns at the child level.
Retargeting of Child Core Internal Mode Patterns
通过在重定目标步骤之前首先执行中间提取步骤,可以重定child core internal mode patterns

在步骤1到步骤7中执行将子核心提取到父级。

Procedure
1.阅读子级黑盒。

2.读取完整的父网表。

3.配置父核心以提供对子核心的访问,并按照生成模式时的配置配置子核心。

4.读取儿童TCD文件。

5.提取子核心连接并验证子核心嵌入。转换到分析模式(“set_system_mode

analysis”)。

6.写出父TCD文件(TCD文件将包括所有子内部模式TCD信息和新的父TCD信息)。

7.Optionally,将子核心模式重新定位到父级,仅用于验证核心嵌入。一旦到达顶层(在顶层以下实例化了最高的包装层),只需要从父级到顶层逐步提取连接。先前提取了从子级到父级的连接。在这个增量提取步骤之后,可以直接从子级到顶部执行模式重定目标。这在步骤8至17中进行了描述。

8.读取父级黑盒子。

9.读取完整的芯片网表。

10.配置芯片以提供从顶部到父级的扫描访问。

11.按照先前配置的过程配置父级

并提供从父级到子级的扫描访问。

12.从步骤6读取父TCD文件(包括提取的子TCD文件)。

13.使用Add_core_instance将父核心添加为核心实例。

14.提取父核连接性并验证父核嵌入。转换到分析模式(“set_system_mode analysis”)时,提取作为DRC的一部分执行。

15.写入芯片级TCD文件。(如果您要在没有网表的情况下执行模式重定目标,则需要此文件,如第518页“没有顶级网表的重定目标模式”中所述。)

16.读取子核心内部模式模式。

17.编写可重定目标pattern

Generation of Pare

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值