Verilog学习笔记(RAM IP核的使用)

文章介绍了FPGA中的ROM和RAM资源,它们利用内部RAM构建。RAM支持读写,可由Hex或MIF文件装载数据。相反,ROM一旦初始化后只读不可写。在配置单端口RAMIP核时,可以选择读写冲突时的数据处理方式以及是否进行初始化设置。
摘要由CSDN通过智能技术生成

一、IP核简介

其中fpga中的rom和ram都是使用fpga内部的ram资源。ram也可以使用hex和mif文件存储数据。ram可以随时读出和写入;而rom在初始化后就只能读,不能写入。

二、IP核配置 

选择单端口ram ip核: 

 这里可以配置当在读的位置正在写的时候,读出的是新数据还是旧数据,这里默认为新数据:

 这里可以让你配置是否初始化ram内的数据:

 

  • 2
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值