#Verilog HDL# Verilog设计中的竞争问题和解决办法

经过前面文章的学习,我们知道:不管是Verilog设计语言,还是Sytemverilog验证语言,标准都定义了语言调度机制,来规范各家编译器和仿真器的开发。今天,我们着重看一下Verilog 硬件设计语言中竞争问题,以及解决竞争问题的办法。

先上图,如下。大家都非常熟悉下面的调度机制了。这里不多说了。

在这里插入图片描述

 接下来,我们看一个例子:

通过VCS+Verdi 工具查看波形如下:可见,使用阻塞赋值的方式,在每个clk 的时钟上升边沿,b的数值 === a 的数值。 

 我们通过仿真调度查看选项,看到的数值赋值情况如下,与仿真调度机制预期结果一致。 

 

将上述例子,我们修改如下:使用非阻塞赋值的方式。

仿真结果,与实际硬件电路行为一致,避免了硬件电路的竞争现象发生。

 我们通过仿真调度查看选项,看到的数值赋值情况如下,与仿真调度机制预期结果一致。

 

 

  • 1
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 2
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

那么菜

你的鼓励和批评是我最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值