将modelsim波形打印成TXT文件,ISE工程,verilog语言

笔记已修改

打印程序如下:

reg [15:0] i;  
always @ (posedge clk_30M72)  
begin  
    if (rst)  
        i <=0;  
    else if (i<10000)     
         i <= i+1;  
     else  
        i<= 10000; 
end 

integer w_file;
initial w_file = $fopen("h_sin.txt");

always @(i) 
begin 
$fdisplay(w_file,"%h",h_sin);
if(i == 16'd10000)
$stop;
end

说明:
%d输出的是十进制数据, %h输出的是十六进制数据
wire  signed[15:0 ]h_sin定义为有符号数,则在txt文件中保存的就是有符号数,否则,默认为无符号数。
这段打印程序加在要打印的信号所在的模块里。
打印后的文件在你自己ISE工程的目录下。

  • 1
    点赞
  • 7
    收藏
    觉得还不错? 一键收藏
  • 5
    评论
ISE 14.7与ModelSim 10.4可以联合使用。ISE是Xilinx公司的一款集设计环境,用于设计和验证FPGA(可编程门阵列)和片上系统。而ModelSim是一款由Mentor Graphics公司开发的仿真工具,用于验证设计的功能和时序正确性。 在使用ISE 14.7与ModelSim 10.4联合工作时,我们可以通过以下步骤进行: 1. 首先,使用ISE 14.7进行设计和综合。ISE提供了一个图形化界面,让用户可以方便地进行设计的引脚分配、逻辑设计等操作。设计完后,可以进行逻辑综合,将设计转化为门级电路的描述。 2. 接下来,将综合后的设计文件导出,以便在ModelSim中进行仿真。ModelSim支持多种仿真语言,如VHDL、Verilog等。可以根据设计采用的语言选择相应的仿真文件。 3. 打开ModelSim 10.4,创建一个仿真工程,并导入设计文件和仿真文件。可以选择在图形界面中或者通过命令行来操作。 4. 在ModelSim中,可以进行功能仿真和时序仿真。功能仿真可以验证设计的逻辑功能是否符合预期,而时序仿真则可以验证设计的时序性能是否满足要求。 5. 完仿真后,可以通过波形查看器分析仿真结果。波形查看器可以显示设计各个信号的时序波形,以便观察和调试设计。 通过ISE 14.7和ModelSim 10.4联合工作,可以实现设计的全面验证。ISE提供了设计和综合的功能,而ModelSim则提供了强大的仿真功能。两者相互配合,可以帮助设计人员更好地验证设计的功能和性能,确保设计的正确性。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 5
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值