一些比较使用的技巧

本文介绍了FPGA开发中的几个实用技巧,包括信号上升沿检测、多拍处理(信号多拍与数据多拍)以及图像行列计数方法。通过本地同步、移位寄存器等手段,解决时序对齐、亚稳态预防和像素定位等问题。
摘要由CSDN通过智能技术生成

一些比较使用的技巧

1、如何得到一个信号的上升沿
注意:时序逻辑有打一拍的特性,组合逻辑没有。

input vsync;
reg vsync_r;
reg vsync_r2;
wire vsync_r2_n;
wire vsync_rise;

always@(posedge clk)
begin
	vsync_r <= vsync;
	vsync_r2 <= vsync_r;
end

assign vsync_r2_n = ~vsync_r2;
assign vsync_rise = vsync_r2_n & vsync_r;

在这里插入图片描述

首先,对待检测信号进行本地同步后,得到本地同步信号vsync_r。其次,将同步信号打一拍得到vsync_r2,对第二拍信号取反得到vsync_r2_n。最后与vsync_r进行与运算可得到vsync的上升沿脉冲。

2、多拍处理
(1)信号多拍处理
一个信号的多拍信号也就是将信号连续打多拍,这个操作在时序对齐和防止亚稳态的应用中。将信号打多拍是比较简单的事情,利用移位寄存器即可实现。

parameter VSYNC_WIDTH = 9;
reg vsync_async;
reg vsync_async_r1;
reg [VSYNC_WIDTH  : 0] vsync_async_r;
input vsync;
always@(posedge clk)
begin
	vsync_async <= ~vsync;
	vsync_async_r1 <= vsync_async;
  • 2
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

傻童:CPU

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值